產(chan) 品描述
FT60E112A−ab
8−bit CPU (EEPROM) 37 條 RISC 指令: 2T or 4T 16 MHz / 2T (VDD ≥ 2.5) 多達 16 個(ge) 引腳 Memory PROGRAM: 2k x 14 bit (讀/寫(xie) 保護) DATA: 256 x 8 bit RAM: 128 x 8 bit 8 層硬件堆棧 用戶密匙:Hex 加密 工作條件 (5V, 25°C) VDD (VPOR ≤ 1.9V) VPOR − 5.5 V (通過 POR 自動調整,0°C 以上 ≤1.7V) 工作溫度等級 − 40 − + 85 °C 低 Standby 0.2 μA WDT 2.3 μA 正常模式 (16 MHz) 132 μA/mips 高可靠性 10 萬(wan) 次擦寫(xie) 次數 (typical) > 20 年 / 85°C 存儲(chu) (typical) ESD > 4 kV > 5.5 kV PWM (Total 3) 支持在 SLEEP 下運行 共 3 個(ge) 通道 (相同周期) : 獨立:占空比,極性 1 個(ge) 通道 (多達 6 個(ge) I/O): 互補輸出+死區 自動故障刹車 (I/O, LVD) XOR, XNOR 第 2 功能 單脈衝(chong) 模式;蜂鳴器模式 Timers WDT (16−bit): 7−bit 後分頻 Timer0 (8−bit): 8−bit 預分頻 Timer2 (16−bit): 4−bit 預分頻和後分頻 支持在 SLEEP 下運行 LIRC, 1 or 2x {指令時鍾, HIRC, 晶振}, 2x EC I/O PORTS (多達 14 個(ge) I/O) 上拉/下拉電阻 14 個(ge) I/O 源電流: 4, 8 or 32mA (5V, 25°C) 14 個(ge) I/O 漏電流: 56 or 79 mA (5V, 25°C) 8 個(ge) I/O: 中斷/喚醒 電源管理 SLEEP LVR: 2.0, 2.2, 2.5, 2.8, 3.1, 3.6, 4.1 (V) LVD: 2.0, 2.4, 2.8, 3.0, 3.6, 4.0 (V) (LVD 可用作極性可選的單輸入比較器功能) 係統時鍾 (SysClk) HIRC 高速內(nei) 部振蕩器 16MHz <±1.5% typical (2.5−5.5V, 25°C) 可微調 1, 2, 4, 8, 16, 32, 64 分頻 LIRC 低功耗低速內(nei) 部振蕩器 32 kHz 或 256 kHz EC 外部時鍾 (I/O 輸入) LP / XT 晶振輸入 雙速時鍾啟動 (HIRC 或 LIRC) 故障保護時鍾監控 其他特性 (歡迎垂詢) ½ VDD LCD 偏置 集成開發環境 (IDE) 片上調試 (OCD),ISP 3 個(ge) 硬件斷點 軟複位,暫停,單步,運行等 封裝 SOT23-6 SOP8 M
手機網站
微信號碼
地址:廣東(dong) 省 深圳市 南山區 前海深港合作區前灣一路1號
聯係人:唐經理先生
微信帳號: